John Abrahamsen Skrevet 25. november 2002 Del Skrevet 25. november 2002 Kjenner jeg Intel rett går de tilbake til 100MHZ FSB igjen :smile:. Jeg tipper en DDR2 bus på 200MHZ eller noe i den dur. Effektiv båndbredde blir vel 800MHZ hvis du regner med at de fortsatt skal bruke dual-minnekanaler :smile:. En bus på 250MHZ er ikke noe å se langt etter :smile:. Når du har en på 200MHZ allerede er en økning på 25% lite. Med tanke på at man kan kjøre 200MHZ FSB (med riktig minne/cpu såklart) på HK/chipset beregnet på 133MHZ, noe som fører til en FSB som går på nesten 50% mer enn beregna klokkehastighet . Det ser du ut som at Intel endelig har begynt å prioritere FSB/RAM hastighet, og ikke bare CPU :smile: Lenke til kommentar
The Jackal Skrevet 25. november 2002 Del Skrevet 25. november 2002 Hyperthreading litt kort fortalt er at et pipelinestage kan bestå av instruksjoner fra flere tråder, i P4 sitt tilfelle 2 (2 forskjellige logiske CPUer). Det hele er ganske likt superthreading, bortsett fra at ved superthreading kan ikke et pipelinestage inneholde instruksjoner fra flere tråder. Vet ikke om det ble noe klarere for ufo og pgressum som diskuterte det her. Gadd ikke å lese alt, men tror pgressum hadde rett :smile: Her er uansett en artikkel som forklarer det meget godt. Lenke til kommentar
rondespiret Skrevet 25. november 2002 Del Skrevet 25. november 2002 Hvorfor gå over bekken etter vann... "Hyper-Threading Technology makes a single physical processor appear as multiple logical processors. To do this, there is one copy of the architecture state for each logical processor, and the logical processors share a single set of physical execution resources. From a software or architecture perspective, this means operating systems and user programs can schedule processes or threads to logical processors as they would on conventional physical processors in a multi-processor system. From a microarchitecture perspective, this means that instructions from logical processors will persist and execute simultaneously on shared execution resources. Each logical processor maintains a complete set of the architecture state. The architecture state consists of registers including the general-purpose registers, the control registers, the advanced programmable interrupt controller (APIC) registers, and some machine state registers. From a software perspective, once the architecture state is duplicated, the processor appears to be two processors. The number of transistors to store the architecture state is an extremely small fraction of the total. Logical processors share nearly all other resources on the physical processor, such as caches, execution units, branch predictors, control logic, and buses." (Fra Intel.com) Båndbredden og bufferminnet brukes av "begge arbeidsenhetene", hvilket skulle bety at det er "selve tenkingen" som går hurtigere, ikke datastrømmen... Eller? [ Denne Melding var redigert av: rondespiret på 2002-11-25 18:48 ] Lenke til kommentar
Anbefalte innlegg
Opprett en konto eller logg inn for å kommentere
Du må være et medlem for å kunne skrive en kommentar
Opprett konto
Det er enkelt å melde seg inn for å starte en ny konto!
Start en kontoLogg inn
Har du allerede en konto? Logg inn her.
Logg inn nå