Gå til innhold

Den Store AMD Barcelona/Phenom-Tråden


Anbefalte innlegg

Hvis du har noe info/rykter rundt AMD's Barcelona-chip kan du få lov til å poste det her :thumbup: Venter på denne CPUen, og håper den skal bli en suksess.

 

Samling av lenker postet i denne tråden, kronologisk etter når de ble postet:

 

Slenger ved en link til noe info:

 

http://www.extremetech.com/article2/0,1697,2027644,00.asp

 

Og et bilde av CPUen:

 

http://news.com.com/2300-1006_3-6124500-1.html

 

AMD: 45nm, DDR3 and Socket AM3 in 2008

 

Bekreftelse av kompatibilitet mellom AM2 og AM2+

 

Tabell og oversikt over desktop-variantene

 

Detaljer om K10 server-prosessorer

 

Oppdatert veikart

 

Final AMD "Stars" Models Unveiled

 

AMD's "tsunami" of products to change competitive picture

 

AMD’s Quad-Core Opteron to Ramp Up Quickly – Vice President.

 

AMD’s Quad-Core Desktop Chips to Support 1066MHz Memory

 

http://www.fudzilla.com/index.php?option=c...id=631&Itemid=1

 

AMD to offer speed boosts on Barcelona

 

AMD re-does socket definitions

 

http://dailytech.com/AMD+Claims+Quadcore+D...rticle7232.htm

 

Anandtech: AMD Names Athlon's Successor: Phenom

 

Desktop-K10 før jul

 

AMD Brands Quad-Cores as 'Phenom,' Launches R600 Cards

 

Inside AMD's Phenom And Opteron Quad-Core Architectures

 

K10 guide

 

Hard Barcelona numbers appear

 

AMD demonstrerte "Barcelona"

 

AMD's Barcelona lack of performance... is it time to worry?

 

SPECrate 2006

 

SPECfp_rate2006

 

SPECint_rate2006

 

The clock speed of AMD Barcelona was.....

 

Alles über den K10 (Altair/Antares/Arcturus) *Sammelthread*

 

Lanseringen av K10 kan bli noe utsatt.

 

AMD’s New FASN8 Platform to Feature 8 Cores, 4 GPUs

 

*************

 

Hvis jeg har oversett noe vesentlig her, er det bare å sende Pm eller poste :)

Endret av Simen1
Lenke til kommentar
Videoannonse
Annonse

Pussig sammentreff! Jeg etterlyste nettopp en ny samletråd om K10, på bakgrunn av at de gamle trådene er fulle av tidlige, vage rykter. I det siste har det derimot vært en liten flom av info.

 

Her er forumets siste tråd

 

 

Flere kilder:

AMD: 45nm, DDR3 and Socket AM3 in 2008

 

Bekreftelse av kompatibilitet mellom AM2 og AM2+ :w00t:

 

Tabell og oversikt over desktop-variantene

 

Detaljer om K10 server-prosessorer

 

post-3851-1160032705.png

Endret av Quintero
Lenke til kommentar

Quad-core

- Native quad-core design

- Redesigned and improved crossbar(northbridge)

- Improved power management

- New level of cache added, L3 VICTIM

Power management - DICE(Dynamic Independent Core Engagement)

- Supports separate CPU core and memory controller power planes to allow CPU to lower its power state while the memory controller is running full bore

- Enhanced AMD's PowerNow allows individual core frequencies to lower while other cores may be running full bore

Virtualization improvements

- Nested Paging(NP):

* Guest and Host page tables both exist in memory.(The CPU walks both page tables)

* Nested walk can have up to 24 memory acesses! (Hardware caching accelerates the walk)

* "Wire-to-wire" translations are cached in TLBs

* NP eliminates Hypervisor cycles spent managing shadow pages(As much as 75% Hypervisor time)

- Reduced world-switch time by 25%:

* World-switch time: round-trup to Hypervisor and back

Dedicated L1 cache

- 256bit 128kB (64kB instruction/64kB data)

- 2 x 128bit loads/cycle

- lowest latency

Dedicated L2 cache

- 128bit 512kB

- 128bit bus to northbridge

- reduced latency

- eliminates conflicts common in shared caches - better for virtualization

Shared L3 cache

- 128bit 2MB

- Victim-cache architecture maximizes efficiency of cache hierarchy

- Fills from L3 leave likely shared lines in the L3

- Sharing-aware replacement policy

- Expandable

Independent DRAM controllers

- Concurrency

- More DRAM banks reduces page conflicts

- Longer burst length improves command efficiency

- Dual channel unbuffered 1066 support(applies to socket AM2+ and s1207+ QFX only)

- Channel Interleaving

Optimized DRAM paging

- Increase page hits

- Decrease page conflicts

Re-architect northbridge for higher bandwidth

- Increase buffer sizes

- Optimize schedulers

- Ready to support future DRAM technologies

Write bursting

- Minimize Rd/Wr Turnaround

DRAM prefetcher

- Track positive and negative, unit and non-unit strides

- Dedicated buffer for prefetched data

- Aggressively fill idle DRAM cycles

Core prefetchers

- DC Prefetcher fills directly to L1 Cache

- IC Prefetcher more flexible

* 2 outstanding requests to any address

HyperTransport 3

- up to four 16bit cHT links

- up to 5200MT/s per link

- un-ganging mode: each 16bit HT link can be divided in two 8bit virutal links

 

CPU Core IPC Enhancements:

Advanced branch prediction

- Dedicated 512-entry Indirect Predictor

- Double return stacksize

- More branch history bits and improved branch hashing

History-based pattern predictor

32B instruction fetch

- Benefits integer code too

- Reduced split-fetch instruction cases

Sideband Stack Optimizer

- Perform stack adjustments for PUSH/POP operations “on the side”

- Stack adjustments don’t occupy functional unit bandwidth

- Breaks serial dependence chains for consecutive PUSH/POPs

Out-of-order load execution

- New technology allows load instructions to bypass:

* Other loads

* Other stores which are known not to alias with the load

- Significantly mitigates L2 cache latency

TLB Optimisations

- Support for 1G pages

- 48bit physical address (256TB)

- Larger TLBs key for:

* Virtualized workloads

* Large-footprint databases and

* transaction processing

- DTLB:

* Fully-associative 48-way TLB (4K, 2M, 1G)

* Backed by L2 TLBs: 512 x 4K, 128 x 2M

- ITLB:

* 16 x 2M entries

Data-dependent divide latency

Additional fastpath instructions

– CALL and RET-Imm instructions

– Data movement between FP & INT

Bit Manipulation extensions

- LZCNT/POPCNT

SSE extensions

- EXTRQ/INSERTQ (SSE4A)

- MOVNTSD/MOVNTSS (SSE4A)

- MWAIT/MONITOR (SSE3)

Comprehensive Upgrades for SSE

- Dual 128-bit SSE dataflow

- Up to 4 dual precision FP OPS/cycle

- Dual 128-bit loads per cycle

- New vector code, SSE128

- Can perform SSE MOVs in the FP “store” pipe

- Execute two generic SSE ops + SSE MOV each cycle (+ two 128-bit SSE loads)

- FP Scheduler can hold 36 Dedicated x 128-bit ops

- SSE Unaligned Load-Execute mode:

* Remove alignment requirements for SSE ld-op instructions

* Eliminate awkward pairs of separate load and compute instructions

* To improve instruction packing and decoding efficiency

Endret av Quintero
Lenke til kommentar

Ser ut som om det kan lønne seg å droppe am2 sokkelen og vente på am2+.

 

Edit: Med mindre am2+ hk'ene blir skamdyre, noe de sikkert blir..

Edit2: Her kommer det god RAM som de nye prosessorene også skal støtte.

Endret av -LIKMARK-
Lenke til kommentar
Ser ut som om det kan lønne seg å droppe am2 sokkelen og vente på am2+.
Tja, jeg tror ikke ytelsesforskjellen vil bli merkbar. Litt dårligere minneutnyttelse og tregere HT betyr neppe mye i desktop-sammenheng.

 

Edit2: Her kommer det god RAM som de nye prosessorene også skal støtte.

8533560[/snapback]

Joda, men offisiell støtte betyr jo ikke all verden... ;)
Lenke til kommentar
Ser ut som om det kan lønne seg å droppe am2 sokkelen og vente på am2+.
Tja, jeg tror ikke ytelsesforskjellen vil bli merkbar. Litt dårligere minneutnyttelse og tregere HT betyr neppe mye i desktop-sammenheng.

 

Edit2: Her kommer det god RAM som de nye prosessorene også skal støtte.

8533560[/snapback]

Joda, men offisiell støtte betyr jo ikke all verden... ;)

8533899[/snapback]

 

Nei men de kan jo forhåpentlig klokkes litt lengre enn sine forgjengere! :)

Lenke til kommentar

Vil disse "Virtualization improvements" gi bedre ytelse for eks. VMWARE ESX? Og har det i hele tatt blitt gjort tester på dagens CPU'er som har virtualisering om det gir noe merkbart bedre ytelse i slike løsninger?

Endret av Theo343
Lenke til kommentar

fyf... jeg gleder meg som en unge til å se AMD sitt neste monster. Tror vi har mye å glede oss til. Kanskje AMD tar tilbake ytelsestronen. Det er i allefall hva jeg håper på, så kan vi få en skikkelig catfight mellom AMD og Intel til høsten.

Lenke til kommentar

Sakset fra Anandtech i går:

 

 

Unfortunately, AMD's new AM2+ design along with the Barcelona/Agena family of processors are not quite ready for public display, but rest assured we think the wait will be well worth it.

Lenke til kommentar
Denne tråden må jeg slenge meg med på. Godt at dere samler all info i en tråd.

 

Er det noen som har hørt noe mer om lanseringsdato for desktop-modellene?

Og dato for lanseringen av AM2+?

8534614[/snapback]

fra anandtech:

 

"AMD plans to start taking orders for its Phenom FX and Phenom X4 processors in Q3’2007"

Lenke til kommentar
så har jeg forstått rett, støtter ikke denne typen AM2 sokkel? :(

8535144[/snapback]

Joda, prosessorer med sokkel AM2+ kan brukes i både sokkel AM2 og AM2+. Forskjellen er bare at man ikke får tilgang til de høyeste HyperTransport-hastighetene og uavhengige minnekanaler for minnet om man setter en AM2+ prosessor i et AM2 hovedkort. Men jeg tror ikke disse detaljene vil ha noe merkbart å si for vanlige brukere. Det er kun i servere med 4 sokler og mer jeg tror det vil ha merkbar betydning at man bruker de i sokkel F i stedet for sokkel F+.

Lenke til kommentar
Gjest Slettet+142

hmm.. :confused:

er det da verdt å vente på Am2+ eller AM3 hvis man liker å spille / kjøre kraftige programmer. evt. flere samtidig da?

Antar jo Ja, men. har AM2. oppgraderte i Oktober. Har planer om å bygge en server #2 senere.

Så.. har Am2+ eller AM3(?) betydelige plusser sammenlignet med AM2?

Lenke til kommentar

Opprett en konto eller logg inn for å kommentere

Du må være et medlem for å kunne skrive en kommentar

Opprett konto

Det er enkelt å melde seg inn for å starte en ny konto!

Start en konto

Logg inn

Har du allerede en konto? Logg inn her.

Logg inn nå
×
×
  • Opprett ny...